公司简介   About
产品分类   Products
联系我们   Contact
你的位置:首页 >新闻中心 > 公司新闻 > 深圳市皇信源电子科技有限公司-集成电路

深圳市皇信源电子科技有限公司-集成电路

发布者:深圳市皇信源电子科技有限公司       发布时间: 2017-12-18 14:43:56      点击: 10008

集成电路(integrated circuit)是一种微型电子器件或部件。采用一定的工艺,把一个电路中所需的晶体管二极管、电阻、电容和电感等元件及布线互连一起,制作在一小块或几小块半导体晶片或介质基片上,然后封装在一个管壳内,成为具有所需电路功能的微型结构;其中所有元件在结构上已组成一个整体,使电子元件向着微小型化、低功耗和高可靠性方面迈进了一大步。它在电路中用字母“IC”表示。集成电路发明者为杰克·基尔比(基于硅的集成电路)和罗伯特·诺伊思(基于锗的集成电路)。当今半导体工业大多数应用的是基于硅的集成电路。

集成电路具有体积小、重量轻、引出线和焊接点少、寿命长、可靠性高、性能好等优点,同时成本低,便于大规模成产。它不仅在工、民用电子设备如电视机计算机等方面得到广泛的应用,同时在军事通信等方面也得到广泛应用。

折叠编辑本段发展

总体来看,IC设计业与芯片制造业所占比重呈逐年上升的趋势,2010年已分别达到25.3%和31%;封装测试业所占比重则相应下降,2010年为43.7%,但其所占比重依然是最大的。

据《中国集成电路封装行业市场前瞻与投资战略规划分析报告前瞻》显示,在产业规模快速增长的同时,IC 设计、芯片制造和封装测试三业的格局也正不断优化。2010年,国内IC设计业同比增速达到34.8%,规模达到363.85亿元;芯片制造业增速也达到31.1%,规模达到447.12亿元;封装测试业增速相对稍缓,同比增幅为26.3%,规模为629.18亿元。

目前,我国集成电路产业集群已初步形成集聚长三角、环渤海和珠三角三大区域的总体产业空间格局,2010年三大区域集成电路产业销售收入占全国整体产业规模的近95%。集成电路产业基本分布在省会城市和沿海的计划单列市,并呈现“一轴一带”的分布特征,即东起上海、西至成都的沿江发展轴以及北起大连、南至深圳的沿海产业带,形成了北京、上海、深圳、无锡、苏州和杭州六大重点城市。

去年年初,国务院发布了《国务院关于印发进一步鼓励软件产业和集成电路产业发展若干政策的通知》,从财税、投融资、研发、进出口、人才、知识产权等方面给予集成电路产业诸多优惠,政策覆盖范围从设计企业与生产企业延伸至封装、测试、设备、材料等产业链上下游企业,产业发展政策环境进一步好转。前瞻网《中国集成电路行业市场需求预测与投资战略规划分析报告》表示,根据国家规划,到2015年国内集成电路产业规模将在2010年的基础上再翻一番,销售收入超过3000亿元,满足国内30%的市场需求。芯片设计能力大幅提升,开发出一批具有自主知识产权的核心芯片,而封装测试业进入国际主流领域。“十二五”期间,中国集成电路产业将步入一个新的黄金发展期。

折叠编辑本段主要特点

集成电路(Integrated Circuit,简称IC)是20世纪60年代初期发展起来的一种新型半导体器件。它是经过氧化、光刻、扩散、外延、蒸铝等半导体制造工艺,把构成具有一定功能的电路所需的半导体、电阻、电容等元件及它们之间的连接导线全部集成在一小块硅片上,然后焊接封装在一个管壳内的电子器件。其封装外壳有圆壳式、扁平式或双列直插式等多种形式。

集成电路或称微电路microcircuit)、 微芯片microchip)、芯片chip)在电子学中是一种把电路(主要包括半导体装置,也包括被动元件等)小型化的方式,并通常制造在半导体晶圆表面上。

前述将电路制造在半导体芯片表面上的集成电路又称薄膜(thin-film)集成电路。另有一种厚膜(thick-film)混成集成电路(hybrid integrated circuit)是由独立半导体设备和被动元件,集成到衬底或线路板所构成的小型化电路。

本文是关于单片(monolithic)集成电路,即薄膜集成电路。

集成电路具有体积小,重量轻,引出线和焊接点少,寿命长,可靠性高,性能好等优点,同时成本低,便于大规模生产。它不仅在工、民用电子设备如收录机、电视机、计算机等方面得到广泛的应用,同时在军事、通讯、遥控等方面也得到广泛的应用。用集成电路来装配电子设备,其装配密度比晶体管可提高几十倍至几千倍,设备的稳定工作时间也可大大提高。

折叠编辑本段基本术语

折叠按功能结构分类

集成电路,又称为IC,按其功能、结构的不同,可以分为模拟集成电路、数字集成电路和数/模混合集成电路三大类。

模拟集成电路又称线性电路,用来产生、放大和处理各种模拟信号(指幅度随时间变化的信号。例如半导体收音机的音频信号、录放机的磁带信号等),其输入信号和输出信号成比例关系。而数字集成电路用来产生、放大和处理各种数字信号(指在时间上和幅度上离散取值的信号。例如3G手机、数码相机、电脑CPU、数字电视的逻辑控制和重放的音频信号和视频信号)。

折叠按制作工艺分类

集成电路按制作工艺可分为半导体集成电路和膜集成电路。

膜集成电路又分类厚膜集成电路和薄膜集成电路。

折叠按集成度高低分类

集成电路按集成度高低的不同可分为:

SSI 小规模集成电路(Small Scale Integrated circuits)

MSI 中规模集成电路(Medium Scale Integrated circuits)

LSI 大规模集成电路(Large Scale Integrated circuits)

VLSI 超大规模集成电路(Very Large Scale Integrated circuits)

ULSI 特大规模集成电路(Ultra Large Scale Integrated circuits)

GSI 巨大规模集成电路也被称作极大规模集成电路或超特大规模集成电路(Giga Scale Integration)。

折叠按导电类型不同分类

集成电路按导电类型可分为双极型集成电路和单极型集成电路,他们都是数字集成电路。

双极型集成电路的制作工艺复杂,功耗较大,代表集成电路有TTL、ECL、HTL、LST-TL、STTL等类型。单极型集成电路的制作工艺简单,功耗也较低,易于制成大规模集成电路,代表集成电路有CMOS、NMOS、PMOS等类型。

折叠按用途分类

集成电路按用途可分为电视机用集成电路、音响用集成电路、影碟机用集成电路、录像机用集成电路、电脑(微机)用集成电路、电子琴用集成电路、通信用集成电路、照相机用集成电路、遥控集成电路、语言集成电路、报警器用集成电路及各种专用集成电路。

1.电视机用集成电路包括行、场扫描集成电路、中放集成电路、伴音集成电路、彩色解码集成电路、AV/TV转换集成电路、开关电源集成电路、遥控集成电路、丽音解码集成电路、画中画处理集成电路、微处理器(CPU)集成电路、存储器集成电路等。

2.音响用集成电路包括AM/FM高中频电路、立体声解码电路、音频前置放大电路、音频运算放大集成电路、音频功率放大集成电路、环绕声处理集成电路、电平驱动集成电路,电子音量控制集成电路、延时混响集成电路、电子开关集成电路等。

3.影碟机用集成电路有系统控制集成电路、视频编码集成电路、MPEG解码集成电路、音频信号处理集成电路、音响效果集成电路、RF信号处理集成电路、数字信号处理集成电路、伺服集成电路、电动机驱动集成电路等。

4.录像机用集成电路有系统控制集成电路、伺服集成电路、驱动集成电路、音频处理集成电路、视频处理集成电路。

折叠按应用领域分

集成电路按应用领域可分为标准通用集成电路和专用集成电路。

折叠按外形分

集成电路按外形可分为圆形(金属外壳晶体管封装型,一般适合用于大功率)、扁平型(稳定性好,体积小)和双列直插型。

折叠编辑本段发展历程

折叠世界集成电路发展历史

1947年:贝尔实验室肖特莱等人发明了晶体管,这是微电子技术发展中第一个里程碑;1950年:结型晶体管诞生

1950年: R Ohl和肖特莱发明了离子注入工艺

1951年:场效应晶体管发明

1956年:C S Fuller发明了扩散工艺

1958年:仙童公司Robert Noyce与德仪公司基尔比间隔数月分别发明了集成电路,开创了世界微电子学的历史;

1960年:H H Loor和E Castellani发明了光刻工艺

1962年:美国RCA公司研制出MOS场效应晶体管

1963年:F.M.Wanlass和C.T.Sah首次提出CMOS技术,今天,95%以上的集成电路芯片都是基于CMOS工艺

1964年:Intel摩尔提出摩尔定律,预测晶体管集成度将会每18个月增加1倍

1966年:美国RCA公司研制出CMOS集成电路,并研制出第一块门阵列(50门)

1967年:应用材料公司(Applied Materials)成立,现已成为全球最大的半导体设备制造公司

1971年:Intel推出1kb动态随机存储器(DRAM),标志着大规模集成电路出现

1971年:全球第一个微处理器4004由Intel公司推出,采用的是MOS工艺,这是一个里程碑式的发明

1974年:RCA公司推出第一个CMOS微处理器1802

1976年:16kb DRAM和4kb SRAM问世

1978年:64kb动态随机存储器诞生,不足0.5平方厘米的硅片上集成了14万个晶体管,标志着超大规模集成电路(VLSI)时代的来临

1979年:Intel推出5MHz 8088微处理器,之后,IBM基于8088推出全球第一台PC

1981年:256kb DRAM和64kb CMOS SRAM问世

1984年:日本宣布推出1Mb DRAM和256kb SRAM

1985年:80386微处理器问世,20MHz

1988年:16M DRAM问世,1平方厘米大小的硅片上集成有3500万个晶体管,标志着进入超大规模集成电路(VLSI)阶段

1989年:1Mb DRAM进入市场

1989年:486微处理器推出,25MHz,1μm工艺,后来50MHz芯片采用 0.8μm工艺

1992年:64M位随机存储器问世

1993年:66MHz奔腾处理器推出,采用0.6μm工艺

1995年:Pentium Pro, 133MHz,采用0.6-0.35μm工艺;1997年:300MHz奔腾Ⅱ问世,采用0.25μm工艺

1999年:奔腾Ⅲ问世,450MHz,采用0.25μm工艺,后采用0.18μm工艺

2000年:1Gb RAM投放市场

2000年:奔腾4问世,1.5GHz,采用0.18μm工艺

2001年:Intel宣布2001年下半年采用0.13μm工艺。

2003年:奔腾4 E系列推出,采用90nm工艺。

2005年:intel 酷睿2系列上市,采用65nm工艺。

2007年:基于全新45纳米High-K工艺的intel酷睿2 E7/E8/E9上市。

2009年:intel酷睿i系列全新推出,创纪录采用了领先的32纳米工艺,并且下一代22纳米工艺正在研发。

折叠我国集成电路发展历史

我国集成电路产业诞生于六十年代,共经历了三个发展阶段:

1965年-1978年:以计算机和军工配套为目标,以开发逻辑电路为主要产 品,初步建立集成电路工业基础及相关设备、仪器、材料的配套条件

1978年-1990年:主要引进美国二手设备,改善集成电路装备水平,在“治散治乱”的同时,以消费类整机作为配套重点,较好地解决了彩电集成电路的国产化

1990年-2000年:以908工程、909工程为重点,以CAD为突破口,抓好科技攻关和北方科研开发基地的建设,为信息产业服务,集成电路行业取得了新的发展。

折叠编辑本段代换技巧

折叠直接代换

直接代换是指用其他IC不经任何改动而直接取代原来的IC,代换后不影响机器的主要性能与指标。

其代换原则是:代换IC的功能、性能指标、封装形式、引脚用途、引脚序号和间隔等几方面均相同。其中IC的功能相同不仅指功能相同;还应注意逻辑极性相同,即输出输入电平极性、电压、电流幅度必须相同。例如:图像中放IC,TA7607 与TA7611,前者为反向高放AGC,后者为正向高放AGC,故不能直接代换。除此之外还有输出不同极性AFT电压,输出不同极性的同步脉冲等IC 都不能直接代换,即使是同一270 _f8公司或厂家的产品,都应注意区分。性能指标是指IC 的主要电参数(或主要特性曲线)、最大耗散功率、最高工作电压、频率范围及各信号输入、输出阻抗等参数要与原IC相近。功率小的代用件要加大散热片。 [1]

1.同一型号IC的代换

同一型号IC的代换一般是可靠的,安装集成电路时,要注意方向不要搞错,否则,通电时集成电路很可能被烧毁。有的单列直插式功放IC,虽型号、功能、特性相同,但引脚排列顺序的方向是有所不同的。例如,双声道功放IC LA4507,其引脚有“正”、“反”之分,其起始脚标注(色点或凹坑)方向不同;没有后缀与后缀为"R"的IC 等,例如 M5115P 与M5115RP.

2.不同型号IC的代换

⑴型号前缀字母相同、数字不同IC的代换。这种代换只要相互间的引脚功能完全相同,其内部电路和电参数稍有差异,也可相互直接代换。如:伴音中放IC LA1363和LA1365,后者比前者在IC第⑤脚内部增加了一个稳压二极管,其它完全一样。

⑵型号前缀字母不同、数字相同IC 的代换。一般情况下,前缀字母是表示生产厂家及电路的类别,前缀字母后面的数字相同,大多数可以直接代换。但也有少数,虽数字相同,但功能却完全不同。例如,HA1364是伴音IC,而uPC1364是色解码IC;4558,8脚的是运算放大器NJM4558,14脚的是CD4558数字电路; 故二者完全不能代换。

⑶型号前缀字母和数字都不同IC的代换。有的厂家引进未封装的IC芯片,然后加工成按本厂命名的产品。还有如为了提高某些参数指标而改进产品。这些产品常用不同型号进行命名或用型号后缀加以区别。例如,AN380 与uPC1380可以直接代换;AN5620、TEA5620、DG5620等可以直接代换。

折叠非直接代换

非直接代换是指不能进行直接代换的IC 稍加修改外围电路,改变原引脚的排列或增减个别元件等,使之成为可代换的IC的方法。

代换原则:代换所用的IC可与原来的IC引脚功能不同、外形不同,但功能要相同,特性要相近;代换后不应影响原机性能。

1.不同封装IC的代换

相同类型的IC 芯片,但封装外形不同,代换时只要将新器件的引脚按原器件引脚的形状和排列进行整形。例如,AFT电路CA3064和CA3064E,前者为圆形封装,辐射状引脚;后者为双列直插塑料封装,两者内部特性完全一样,按引脚功能进行连接即可。双列IC AN7114、AN7115与LA4100、LA4102封装形式基本相同,引脚和散热片正好都相差180°。前面提到的AN5620带散热片双列直插16脚封装、TEA5620双列直插18脚封装,9、10脚位于集成电路的右边,相当于AN5620的散热片,二者其它脚排列一样,将9、10脚连起来接地即可使用。

2.电路功能相同但个别引脚功能不同IC的代换

代换时可根据各个型号IC的具体参数及说明进行。如电视机中的AGC、视频信号输出有正、负极性的区别,只要在输出端加接倒相器后即可代换。

3.类型相同但引脚功能不同IC的代换

这种代换需要改变外围电路及引脚排列,因而需要一定的理论知识、完整的资料和丰富的实践经验与技巧。

4.有些空脚不应擅自接地

内部等效电路和应用电路中有的引出脚没有标明,遇到空的引出脚时,不应擅自接地,这些引出脚为更替或备用脚,有时也作为内部连接。

5.用分立元件代换IC

有时可用分立元件代换IC 中被损坏的部分,使其恢复功能。代换前应了解该IC 的内部功能原理、每个引出脚的正常电压、波形图及与外围元件组成电路的工作原理。同时还应考虑:

⑴信号能否从IC中取出接至外围电路的输入端:

⑵经外围电路处理后的信号,能否连接到集成电路内部的下一级去进行再处理(连接时的信号匹配应不影响其主要参数和性能)。如中放IC损坏,从典型应用电路和内部电路看,由伴音中放、鉴频以及音频放大级成,可用信号注入法找出损坏部分,若是音频放大部分损坏,则可用分立元件代替。

6.组合代换

组合代换就是把同一型号的多块IC内部未受损的电路部分,重新组合成一块完整的IC,用以代替功能不良的IC的方法。对买不到原配IC的情况下是十分适用的。但要求所利用IC内部完好的电路一定要有接口引出脚。

注:非直接代换关键是要查清楚互相代换的两种IC 的基本电参数、内部等效电路、各引脚的功能、IC 与外部元件之间连接关系的资料。实际操作时予以注意:

⑴集成电路引脚的编号顺序,切勿接错;

⑵为适应代换后的IC的特点,与其相连的外围电路的元件要作相应的改变;

⑶电源电压要与代换后的IC相符,如果原电路中电源电压高,应设法降压;电压低,要看代换IC能否工作。

⑷代换以后要测量IC的静态工作电流,如电流远大于正常值,则说明电路可能产生自激,这时须进行去耦、调整。若增益与原来有所差别,可调整反馈电阻阻值;

⑸代换后IC的输入、输出阻抗要与原电路相匹配;检查其驱动能力。

⑹在改动时要充分利用原电路板上的脚孔和引线,外接引线要求整齐,避免前后交叉,以便检查和防止电路自激,特别是防止高频自激;

(7)在通电前电源Vcc回路里最好再串接一直流电流表,降压电阻阻值由大到小观察集成电路总电流的变化是否正常。

折叠编辑本段其他资料

折叠检测常识

1、检测前要了解集成电路及其相关电路的工作原理

检查和修理集成电路前首先要熟悉所用集成电路的功能、内部电路、主要电气参数、各引脚的作用以及引脚的正常电压、波形与外围元件组成电路的工作原理。如果具备以上条件,那么分析和检查会容易许多。

2、测试不要造成引脚间短路

电压测量或用示波器探头测试波形时,表笔或探头不要由于滑动而造成集成电路引脚间短路,最好在与引脚直接连通的外围印刷电路上进行测量。任何瞬间的短路都容易损坏集成电路,在测试扁平型封装的CMOS集成电路时更要加倍小心。

3、严禁在无隔离变压器的情况下,用已接地的测试设备去接触底板带电的电视、音响、录像等设备

严禁用外壳已接地的仪器设备直接测试无电源隔离变压器的电视、音响、录像等设备。虽然一般的收录机都具有电源变压器,当接触到较特殊的尤其是输出功率较大或对采用的电源性质不太了解的电视或音响设备时,首先要弄清该机底盘是否带电,否则极易与底板带电的电视、音响等设备造成电源短路,波及集成电路,造成故障的进一步扩大。

4、要注意电烙铁的绝缘性能

不允许带电使用烙铁焊接,要确认烙铁不带电,最好把烙铁的外壳接地,对MOS电路更应小心,能采用6~8V的低压电烙铁就更安全。

5、要保证焊接质量

焊接时确实焊牢,焊锡的堆积、气孔容易造成虚焊。焊接时间一般不超过3秒钟,烙铁的功率应用内热式25W左右。已焊接好的集成电路要仔细查看,最好用欧姆表测量各引脚间有否短路,确认无焊锡粘连现象再接通电源。

6、不要轻易断定集成电路的损坏

不要轻易地判断集成电路已损坏。因为集成电路绝大多数为直接耦合,一旦某一电路不正常,可能会导致多处电压变化,而这些变化不一定是集成电路损坏引起的,另外在有些情况下测得各引脚电压与正常值相符或接近时,也不一定都能说明集成电路就是好的。因为有些软故障不会引起直流电压的变化。

7、测试仪表内阻要大

测量集成电路引脚直流电压时,应选用表头内阻大于20KΩ/V的万用表,否则对某些引脚电压会有较大的测量误差。

8、要注意功率集成电路的散热

功率集成电路应散热良好,不允许不带散热器而处于大功率的状态下工作。

9、引线要合理

如需要加接外围元件代替集成电路内部已损坏部分,应选用小型元器件,且接线要合理以免造成不必要的寄生耦合,尤其是要处理好音频功放集成电路和前置放大电路之间的接地端。

折叠型号命名

我国集成电路的型号 根据国际,我国集成电路的命名由五部分组成。

第0部分 第一部分 第二部分 第三部分 第四部分

各部分的含义如下

第0部分:用字母表示符合国家标准,C表示中国国际产品。

第一部分:用字母表示器件类型。

第二部分:用数字表示器件的系列代号。

第三部分:用字母表示器件的工作温度。

第四部分:用字母表示器件的封装。

国标GB/T3430—1989半导体集成电路命名方法规定集成电路型号各部分的符合及意义如表所以。

集成电路型号各部分的意义
第0部分 第一部分 第二部分 第三部分 第四部分
符号 意义 符号 意义 意义 符号 意义 符合 意义
C C表示
中国制造
T TTL电路 用数字表
示器件的
系列代号
C 0~70℃ F 多层陶瓷扁平

H HTL电路
G ‐25~70℃
B 塑料扁平

E ECL电路
L ‐24~85℃
H 黑瓷扁平

C CMOS电路
E ‐40~85℃
D 多层陶瓷双列直插

M 存储器
R ‐55~85℃
J 黑瓷双列直插

µ
微型机电路
M ‐55~125℃
P 塑料双列直插

F
线性放大器


S 塑料单列直插

W 稳定器


K 金属菱形

B 非线性电路


T 金属圆形

J 接口电路


C 陶瓷芯片载体

AD A/D转换器


E 塑料芯片载体

DA D/A转换器


G 网络针栅陈列

D 音响、电视电路





SC 通信专用电路





SS 敏感电路





SW 钟表电路




展开

例如: 肖特基4输入与非门 CT54S20MD

C—符合国家标准

T—TTL电路

54S20—肖特基双4输入与非门

M—‐55~125℃

D—多层陶瓷双列直插封装

折叠编辑本段封装

折叠编辑本段BGA

(ball grid array)

球形触点阵列,表面贴装型封装之一。在印刷基板的背面按阵列方式制作出球形凸点用 以代替引脚,在印刷基板的正面装配LSI 芯片,然后用模压树脂或灌封方法进行密封。也称为凸点阵列载体(PAC)。引脚可超过200,是多引脚LSI 用的一种封装。封装本体也可做得比QFP(四侧引脚扁平封装)小。例如,引脚中心距为1.5mm 的360 引脚 BGA 仅为31mm 见方;而引脚中心距为0.5mm 的304 引脚QFP为40mm 见方。而且BGA 不 用担心QFP 那样的引脚变形问题。该封装是美国Motorola 公司开发的,首先在便携式电话等设备中被采用,今后在美国有 可 能在个人计算机中普及。最初,BGA 的引脚(凸点)中心距为1.5mm,引脚数为225。现在 也有 一些LSI 厂家正在开发500 引脚的BGA。BGA 的问题是回流焊后的外观检查。现在尚不清楚是否有效的外观检查方法。有的认为,由于焊接的中心距较大,连接可以看作是稳定的,只能通过功能检查来处理。 美国Motorola 公司把用模压树脂密封的封装称为OMPAC,而把灌封方法密封的封装称为GPAC(见OMPAC 和GPAC)。

折叠BQFP

(quad flat package with bumper)

带缓冲垫的四侧引脚扁平封装。QFP 封装之一,在封装本体的四个角设置突起(缓冲垫) 以 防止在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处理器和ASIC 等电路中 采用 此封装。引脚中心距0.635mm,引脚数从84 到196 左右(见QFP)。

折叠C-

(ceramic)

表示陶瓷封装的记号。例如,CDIP 表示的是陶瓷DIP。是在实际中经常使用的记号。

折叠Cerdip

用玻璃密封的陶瓷双列直插式封装,用于ECL RAM,DSP(数字信号处理器)等电路。带有 玻璃窗口的Cerdip 用于紫外线擦除型EPROM 以及内部带有EPROM 的微机电路等。引脚中 心 距2.54mm,引脚数从8 到42。在日本,此封装表示为DIP-G(G 即玻璃密封的意思)。

折叠Cerquad

表面贴装型封装之一,即用下密封的陶瓷QFP,用于封装DSP 等的逻辑LSI 电路。带有窗 口的Cerquad 用于封装EPROM 电路。散热性比塑料QFP 好,在自然空冷条件下可容许1. 5~ 2W 的功率。但封装成本比塑料QFP 高3~5 倍。引脚中心距有1.27mm、0.8mm、0.65mm、 0.5mm、 0.4mm 等多种规格。引脚数从32 到368。

带引脚的陶瓷芯片载体,表面贴装型封装之一,引脚从封装的四个侧面引出,呈丁字形 。 带有窗口的用于封装紫外线擦除型EPROM 以及带有EPROM 的微机电路等。此封装也称为 QFJ、QFJ-G(见QFJ)。

折叠COB

(chip on board)

板上芯片封装,是裸芯片贴装技术之一,半导体芯片交接贴装在印刷线路板上,芯片与 基 板的电气连接用引线缝合方法实现,芯片与基板的电气连接用引线缝合方法实现,并用 树脂覆 盖以确保可靠性。虽然COB 是最简单的裸芯片贴装技术,但它的封装密度远不如TAB 和 倒片 焊技术。

折叠DFP

(dual flat package)

双侧引脚扁平封装。是SOP 的别称(见SOP)。以前曾有此称法,现在已基本上不用。

折叠DIC

(dual in-line ceramic package)

陶瓷DIP(含玻璃密封)的别称(见DIP).

折叠DIL

(dual in-line)

DIP 的别称(见DIP)。欧洲半导体厂家多用此名称。

折叠DIP

(dual in-line package)

双列直插式封装。插装型封装之一,引脚从封装两侧引出,封装材料有塑料和陶瓷两种 。 DIP 是最普及的插装型封装,应用范围包括标准逻辑IC,存贮器LSI,微机电路等。 引脚中心距2.54mm,引脚数从6 到64。封装宽度通常为15.2mm。有的把宽度为7.52mm 和10.16mm 的封装分别称为skinny DIP 和slim DIP(窄体型DIP)。但多数情况下并不加 区分, 只简单地统称为DIP。另外,用低熔点玻璃密封的陶瓷DIP 也称为cerdip(见cerdip)。

折叠DSO

(dual small out-lint)

双侧引脚小外形封装。SOP 的别称(见SOP)。部分半导体厂家采用此名称。

折叠DICP

(dual tape carrier package)

双侧引脚带载封装。TCP(带载封装)之一。引脚制作在绝缘带上并从封装两侧引出。由于 利 用的是TAB(自动带载焊接)技术,封装外形非常薄。常用于液晶显示驱动LSI,但多数为 定制品。 另外,0.5mm 厚的存储器LSI 簿形封装正处于开发阶段。在日本,按照EIAJ(日本电子机 械工 业)会标准规定,将DICP 命名为DTP。

折叠DIP

(dual tape carrier package)

同上。日本电子机械工业会标准对DTCP 的命名(见DTCP)。

折叠FP

(flat package)

扁平封装。表面贴装型封装之一。QFP 或SOP(见QFP 和SOP)的别称。部分半导体厂家采 用此名称。

折叠flip-chip

倒焊芯片。裸芯片封装技术之一,在LSI 芯片的电极区制作好金属凸点,然后把金属凸 点 与印刷基板上的电极区进行压焊连接。封装的占有面积基本上与芯片尺寸相同。是所有 封装技 术中体积最小、最薄的一种。 但如果基板的热膨胀系数与LSI 芯片不同,就会在接合处产生反应,从而影响连接的可 靠 性。因此必须用树脂来加固LSI 芯片,并使用热膨胀系数基本相同的基板材料。

折叠FQFP

(fine pitch quad flat package)

小引脚中心距QFP。通常指引脚中心距小于0.65mm 的QFP(见QFP)。部分导导体厂家采 用此名称。

折叠CPAC

(globe top pad array carrier)

美国Motorola 公司对BGA 的别称(见BGA)。

折叠CQFP

(quad fiat package with guard ring)

带保护环的四侧引脚扁平封装。塑料QFP 之一,引脚用树脂保护环掩蔽,以防止弯曲变 形。 在把LSI 组装在印刷基板上之前,从保护环处切断引脚并使其成为海鸥翼状(L 形状)。 这种封装 在美国Motorola 公司已批量生产。引脚中心距0.5mm,引脚数最多为208 左右。

折叠H-

(with heat sink)

表示带散热器的标记。例如,HSOP 表示带散热器的SOP。

折叠pingridarray

(surface mount type)

表面贴装型PGA。通常PGA 为插装型封装,引脚长约3.4mm。表面贴装型PGA 在封装的 底面有陈列状的引脚,其长度从1.5mm 到2.0mm。贴装采用与印刷基板碰焊的方法,因而 也称 为碰焊PGA。因为引脚中心距只有1.27mm,比插装型PGA 小一半,所以封装本体可制作得 不 怎么大,而引脚数比插装型多(250~528),是大规模逻辑LSI 用的封装。封装的基材有 多层陶 瓷基板和玻璃环氧树脂印刷基数。以多层陶瓷基材制作封装已经实用化。

折叠JLCC

(J-leaded chip carrier)

J 形引脚芯片载体。指带窗口CLCC 和带窗口的陶瓷QFJ 的别称(见CLCC 和QFJ)。部分半 导体厂家采用的名称。

折叠LCC

(Leadless chip carrier)

无引脚芯片载体。指陶瓷基板的四个侧面只有电极接触而无引脚的表面贴装型封装。是 高 速和高频IC 用封装,也称为陶瓷QFN 或QFN-C(见QFN)。

折叠LGA

(land grid array)

触点陈列封装。即在底面制作有阵列状态坦电极触点的封装。装配时插入插座即可。现 已 实用的有227 触点(1.27mm 中心距)和447 触点(2.54mm 中心距)的陶瓷LGA,应用于高速 逻辑 LSI 电路。 LGA 与QFP 相比,能够以比较小的封装容纳更多的输入输出引脚。另外,由于引线的阻 抗 小,对于高速LSI 是很适用的。但由于插座制作复杂,成本高,现在基本上不怎么使用 。预计 今后对其需求会有所增加。

折叠LOC

(lead on chip)

芯片上引线封装。LSI 封装技术之一,引线框架的前端处于芯片上方的一种结构,芯片 的 中心附近制作有凸焊点,用引线缝合进行电气连接。与原来把引线框架布置在芯片侧面 附近的 结构相比,在相同大小的封装中容纳的芯片达1mm 左右宽度。

折叠LQFP

(low profile quad flat package)

薄型QFP。指封装本体厚度为1.4mm 的QFP,是日本电子机械工业会根据制定的新QFP 外形规格所用的名称。

折叠L-QUAD

陶瓷QFP 之一。封装基板用氮化铝,基导热率比氧化铝高7~8 倍,具有较好的散热性。 封装的框架用氧化铝,芯片用灌封法密封,从而抑制了成本。是为逻辑LSI 开发的一种 封装, 在自然空冷条件下可容许W3的功率。现已开发出了208 引脚(0.5mm 中心距)和160 引脚 (0.65mm 中心距)的LSI 逻辑用封装,并于1993 年10 月开始投入批量生产。

折叠MCM

(multi-chip module)

多芯片组件。将多块半导体裸芯片组装在一块布线基板上的一种封装。根据基板材料可 分 为MCM-L,MCM-C 和MCM-D 三大类。 MCM-L 是使用通常的玻璃环氧树脂多层印刷基板的组件。布线密度不怎么高,成本较低 。 MCM-C 是用厚膜技术形成多层布线,以陶瓷(氧化铝或玻璃陶瓷)作为基板的组件,与使 用多层陶瓷基板的厚膜混合IC 类似。两者无明显差别。布线密度高于MCM-L。

MCM-D 是用薄膜技术形成多层布线,以陶瓷(氧化铝或氮化铝)或Si、Al 作为基板的组 件。 布线密谋在三种组件中是最高的,但成本也高。

折叠MFP

(mini flat package)

小形扁平封装。塑料SOP 或SSOP 的别称(见SOP 和SSOP)。部分半导体厂家采用的名称。

折叠MQFP

(metric quad flat package)

按照JEDEC(美国联合电子设备委员会)标准对QFP 进行的一种分类。指引脚中心距为 0.65mm、本体厚度为3.8mm~2.0mm 的标准QFP(见QFP)。

折叠MQUAD

(metal quad)

美国Olin 公司开发的一种QFP 封装。基板与封盖均采用铝材,用粘合剂密封。在自然空 冷 条件下可容许2.5W~2.8W 的功率。日本新光电气工业公司于1993 年获得特许开始生产 。

折叠MSP

(mini square package)

QFI 的别称(见QFI),在开发初期多称为MSP。QFI 是日本电子机械工业会规定的名称。

34、OPMAC(over molded pad array carrier)

模压树脂密封凸点陈列载体。美国Motorola 公司对模压树脂密封BGA 采用的名称(见 BGA)。

折叠P

(plastic)

表示塑料封装的记号。如PDIP 表示塑料DIP。

折叠PAC

(pad array carrier)

凸点陈列载体,BGA 的别称(见BGA)。

折叠PCLP

(printed circuit board leadless package)

印刷电路板无引线封装。日本富士通公司对塑料QFN(塑料LCC)采用的名称(见QFN)。引

脚中心距有0.55mm 和0.4mm 两种规格。目前正处于开发阶段。

折叠PFPF

(plastic flat package)

塑料扁平封装。塑料QFP 的别称(见QFP)。部分LSI 厂家采用的名称。

折叠PGA

(pin grid array)

陈列引脚封装。插装型封装之一,其底面的垂直引脚呈陈列状排列。封装基材基本上都 采 用多层陶瓷基板。在未专门表示出材料名称的情况下,多数为陶瓷PGA,用于高速大规模 逻辑 LSI 电路。成本较高。引脚中心距通常为2.54mm,引脚数从64 到447 左右。 了为降低成本,封装基材可用玻璃环氧树脂印刷基板代替。也有64~256 引脚的塑料PG A。 另外,还有一种引脚中心距为1.27mm 的短引脚表面贴装型PGA(碰焊PGA)。(见表面贴装 型PGA)。

折叠piggyback

驮载封装。指配有插座的陶瓷封装,形关与DIP、QFP、QFN 相似。在开发带有微机的设 备时用于评价程序确认操作。例如,将EPROM 插入插座进行调试。这种封装基本上都是 定制 品,市场上不怎么流通。

折叠PLCC

(plastic leaded chip carrier)

带引线的塑料芯片载体。表面贴装型封装之一。引脚从封装的四个侧面引出,呈丁字形 , 是塑料制品。美国德克萨斯仪器公司首先在64k 位DRAM 和256kDRAM 中采用,现在已经 普 及用于逻辑LSI、DLD(或程逻辑器件)等电路。引脚中心距1.27mm,引脚数从18 到84。 J 形引脚不易变形,比QFP 容易操作,但焊接后的外观检查较为困难。 PLCC 与LCC(也称QFN)相似。以前,两者的区别仅在于前者用塑料,后者用陶瓷。但现 在已经出现用陶瓷制作的J 形引脚封装和用塑料制作的无引脚封装(标记为塑料LCC、PC LP、P -LCC 等),已经无法分辨。为此,日本电子机械工业会于1988 年决定,把从四侧引出 J 形引 脚的封装称为QFJ,把在四侧带有电极凸点的封装称为QFN(见QFJ 和QFN)。

折叠P-LCC

(plastic teadless chip carrier)(plastic leaded chip currier)

有时候是塑料QFJ 的别称,有时候是QFN(塑料LCC)的别称(见QFJ 和QFN)。部分

LSI 厂家用PLCC 表示带引线封装,用P-LCC 表示无引线封装,以示区别。

折叠QFH

(quad flat high package)

四侧引脚厚体扁平封装。塑料QFP 的一种,为了防止封装本体断裂,QFP 本体制作得 较厚(见QFP)。部分半导体厂家采用的名称。

折叠QFI

(quad flat I-leaded packgac)

四侧I 形引脚扁平封装。表面贴装型封装之一。引脚从封装四个侧面引出,向下呈I 字 。 也称为MSP(见MSP)。贴装与印刷基板进行碰焊连接。由于引脚无突出部分,贴装占有面 积小 于QFP。 日立制作所为视频模拟IC 开发并使用了这种封装。此外,日本的Motorola 公司的PLL IC 也采用了此种封装。引脚中心距1.27mm,引脚数从18 于68。

折叠QFJ

(quad flat J-leaded package)

四侧J 形引脚扁平封装。表面贴装封装之一。引脚从封装四个侧面引出,向下呈J 字形 。 是日本电子机械工业会规定的名称。引脚中心距1.27mm。

材料有塑料和陶瓷两种。塑料QFJ 多数情况称为PLCC(见PLCC),用于微机、门陈列、 DRAM、ASSP、OTP 等电路。引脚数从18 至84。

陶瓷QFJ 也称为CLCC、JLCC(见CLCC)。带窗口的封装用于紫外线擦除型EPROM 以及 带有EPROM 的微机芯片电路。引脚数从32 至84。

折叠QFN

(quad flat non-leaded package)

四侧无引脚扁平封装。表面贴装型封装之一。现在多称为LCC。QFN 是日本电子机械工业 会规定的名称。封装四侧配置有电极触点,由于无引脚,贴装占有面积比QFP 小,高度 比QFP 低。但是,当印刷基板与封装之间产生应力时,在电极接触处就不能得到缓解。因此电 极触点 难于作到QFP 的引脚那样多,一般从14 到100 左右。 材料有陶瓷和塑料两种。当有LCC 标记时基本上都是陶瓷QFN。电极触点中心距1.27mm。

塑料QFN 是以玻璃环氧树脂印刷基板基材的一种低成本封装。电极触点中心距除1.27mm 外, 还有0.65mm 和0.5mm 两种。这种封装也称为塑料LCC、PCLC、P-LCC 等。

折叠QFP

(quad flat package)

四侧引脚扁平封装。表面贴装型封装之一,引脚从四个侧面引出呈海鸥翼(L)型。基材有 陶 瓷、金属和塑料三种。从数量上看,塑料封装占绝大部分。当没有特别表示出材料时, 多数情 况为塑料QFP。塑料QFP 是最普及的多引脚LSI 封装。不仅用于微处理器,门陈列等数字 逻辑LSI 电路,而且也用于VTR 信号处理、音响信号处理等模拟LSI 电路。引脚中心距 有1.0mm、0.8mm、 0.65mm、0.5mm、0.4mm、0.3mm 等多种规格。0.65mm 中心距规格中最多引脚数为304。

日本将引脚中心距小于0.65mm 的QFP 称为QFP(FP)。但现在日本电子机械工业会对QFP 的外形规格进行了重新评价。在引脚中心距上不加区别,而是根据封装本体厚度分为 QFP(2.0mm~3.6mm 厚)、LQFP(1.4mm 厚)和TQFP(1.0mm 厚)三种。

另外,有的LSI 厂家把引脚中心距为0.5mm 的QFP 专门称为收缩型QFP 或SQFP、VQFP。 但有的厂家把引脚中心距为0.65mm 及0.4mm 的QFP 也称为SQFP,至使名称稍有一些混乱 。 QFP 的缺点是,当引脚中心距小于0.65mm 时,引脚容易弯曲。为了防止引脚变形,现已 出现了几种改进的QFP 品种。如封装的四个角带有树指缓冲垫的BQFP(见BQFP);带树脂 保护 环覆盖引脚前端的GQFP(见GQFP);在封装本体里设置测试凸点、放在防止引脚变形的专 用夹 具里就可进行测试的TPQFP(见TPQFP)。 在逻辑LSI 方面,不少开发品和高可靠品都封装在多层陶瓷QFP 里。引脚中心距最小为 0.4mm、引脚数最多为348 的产品也已问世。此外,也有用玻璃密封的陶瓷QFP(见Gerqa d)。

折叠QFP

(FP)(QFP fine pitch)

小中心距QFP。日本电子机械工业会标准所规定的名称。指引脚中心距为0.55mm、0.4mm 、 0.3mm 等小于0.65mm 的QFP(见QFP)。

折叠QIC

(quad in-line ceramic package)

陶瓷QFP 的别称。部分半导体厂家采用的名称(见QFP、Cerquad)。

折叠QIP

(quad in-line plastic package)

塑料QFP 的别称。部分半导体厂家采用的名称(见QFP)。

折叠QTCP

(quad tape carrier package)

四侧引脚带载封装。TCP 封装之一,在绝缘带上形成引脚并从封装四个侧面引出。是利 用 TAB 技术的薄型封装(见TAB、TCP)。

折叠QTP

(quad tape carrier package)

四侧引脚带载封装。日本电子机械工业会于1993 年4 月对QTCP 所制定的外形规格所用 的 名称(见TCP)。

折叠QUIL

(quad in-line)

QUIP 的别称(见QUIP)。

折叠QUIP

(quad in-line package)

四列引脚直插式封装。引脚从封装两个侧面引出,每隔一根交错向下弯曲成四列。引脚 中 心距1.27mm,当插入印刷基板时,插入中心距就变成2.5mm。因此可用于标准印刷线路板。是 比标准DIP 更小的一种封装。日本电气公司在台式计算机和家电产品等的微机芯片中采 用了些 种封装。材料有陶瓷和塑料两种。引脚数64。

折叠SDIP

(shrink dual in-line package)

收缩型DIP。插装型封装之一,形状与DIP 相同,但引脚中心距(1.778mm)小于DIP(2.54 mm),

因而得此称呼。引脚数从14 到90。也有称为SH-DIP 的。材料有陶瓷和塑料两种。

折叠SH-DIP

(shrink dual in-line package)

同SDIP。部分半导体厂家采用的名称。

折叠SIL

(single in-line)

SIP 的别称(见SIP)。欧洲半导体厂家多采用SIL 这个名称。

折叠SIMM

(single in-line memory module)

单列存贮器组件。只在印刷基板的一个侧面附近配有电极的存贮器组件。通常指插入插 座 的组件。标准SIMM 有中心距为2.54mm 的30 电极和中心距为1.27mm 的72 电极两种规格 。 在印刷基板的单面或双面装有用SOJ 封装的1 兆位及4 兆位DRAM 的SIMM 已经在个人 计算机、工作站等设备中获得广泛应用。至少有30~40%的DRAM 都装配在SIMM 里。

折叠SIP

(single in-line package)

单列直插式封装。引脚从封装一个侧面引出,排列成一条直线。当装配到印刷基板上时 封 装呈侧立状。引脚中心距通常为2.54mm,引脚数从2 至23,多数为定制产品。封装的形 状各 异。也有的把形状与ZIP 相同的封装称为SIP。

折叠SK-DIP

(skinny dual in-line package)

DIP 的一种。指宽度为7.62mm、引脚中心距为2.54mm 的窄体DIP。通常统称为DIP(见 DIP)。

折叠SL-DIP

(slim dual in-line package)

DIP 的一种。指宽度为10.16mm,引脚中心距为2.54mm 的窄体DIP。通常统称为DIP。

折叠SMD

(surface mount devices)

表面贴装器件。偶而,有的半导体厂家把SOP 归为SMD(见SOP)。

SOP 的别称。世界上很多半导体厂家都采用此别称。(见SOP)。

折叠SOI

(small out-line I-leaded package)

I 形引脚小外型封装。表面贴装型封装之一。引脚从封装双侧引出向下呈I 字形,中心 距 1.27mm。贴装占有面积小于SOP。日立公司在模拟IC(电机驱动用IC)中采用了此封装。引 脚数 26。

折叠SOIC

(small out-line integrated circuit)

SOP 的别称(见SOP)。国外有许多半导体厂家采用此名称。

折叠SOJ

(Small Out-Line J-Leaded Package)

J 形引脚小外型封装。表面贴装型封装之一。引脚从封装两侧引出向下呈J 字形,故此 得名。 通常为塑料制品,多数用于DRAM 和SRAM 等存储器LSI 电路,但绝大部分是DRAM。用SO J 封装的DRAM 器件很多都装配在SIMM 上。引脚中心距1.27mm,引脚数从20 至40(见SIMM )。

折叠SQL

(Small Out-Line L-leaded package)

按照JEDEC(美国联合电子设备工程委员会)标准对SOP 所采用的名称(见SOP)。

折叠68、SONF

(Small Out-Line Non-Fin)

无散热片的SOP。与通常的SOP 相同。为了在功率IC 封装中表示无散热片的区别,有意 增添了NF(non-fin)标记。部分半导体厂家采用的名称(见SOP)。

折叠SOP

(small Out-Line package)

小外形封装。表面贴装型封装之一,引脚从封装两侧引出呈海鸥翼状(L 字形)。材料有 塑料 和陶瓷两种。另外也叫SOL 和DFP。

SOP 除了用于存储器LSI 外,也广泛用于规模不太大的ASSP 等电路。在输入输出端子不 超过10~40 的领域,SOP 是普及最广的表面贴装封装。引脚中心距1.27mm,引脚数从8 ~44。

另外,引脚中心距小于1.27mm 的SOP 也称为SSOP;装配高度不到1.27mm 的SOP 也称为 TSOP(见SSOP、TSOP)。还有一种带有散热片的SOP。

折叠SOW

(Small Outline Package(Wide-Jype))

宽体SOP。部分半导体厂家采用的名称。

折叠编辑本段发展趋势

2001年到2010年这10年间,我国集成电路产量的年均增长率超过25%,集成电路销售额的年均增长率则达到23%。2010年国内集成电路产量达到640亿块,销售额超过1430亿元,分别是2001年的10倍和8倍。中国集成电路产业规模已经由2001年不足世界集成电路产业总规模的2%提高到2010年的近9%。中国成为过去10年世界集成电路产业发展最快的地区之一。

国内集成电路市场规模也由2001年的1140亿元扩大到2010年的7350亿元,扩大了6.5倍。国内集成电路产业规模与市场规模之比始终未超过20%。如扣除集成电路产业中接受境外委托代工的销售额,则中国集成电路市场的实际国内自给率还不足10%,国内市场所需的集成电路产品主要依靠进口。近几年国内集成电路进口规模迅速扩大,2010年已经达到创纪录的1570亿美元,集成电路已连续两年超过原油成为国内最大宗的进口商品。与巨大且快速增长的国内市场相比,中国集成电路产业虽发展迅速但仍难以满足内需要求。[2]集成电路集成电路

当前以移动互联网、三网融合、物联网、云计算、智能电网、新能源汽车为代表的战略性新兴产业快速发展,将成为继计算机、网络通信、消费电子之后,推动集成电路产业发展的新动力。工信部预计,国内集成电路市场规模到2015年将达到12000亿元。

我国集成电路产业发展的生态环境亟待优化,设计、制造、封装测试以及专用设备、仪器、材料等产业链上下游协同性不足,芯片、软件、整机、系统、应用等各环节互动不紧密。“十二五”期间,中国将积极探索集成电路产业链上下游虚拟一体化模式,充分发挥市场机制作用,强化产业链上下游的合作与协同,共建价值链。培育和完善生态环境,加强集成电路产品设计与软件、整机、系统及服务的有机连接,实现各环节企业的群体跃升,增强电子信息大产业链的整体竞争优势。